在ModelSim中获取内存转储(定期)



如何定期在ModelSim中获取内存转储?

我知道如何导出内存数据。有没有办法在.do文件中写入每1000 ns或每x个周期导出内存数据的命令?

更新:

谢谢你的回答。我现在的做法:

mkdir -p mlog
set counter 0
set limit 30
while { true } {
   run 100 us
  incr counter +1
  mem save -o ./mlog/spram1_${counter}.mem -f mti -data binary -addr hex /ram_tb/spram1/mem
  mem save -o ./mlog/spram2_${counter}.mem -f mti -data binary -addr hex /ram_tb/spram2/mem
  /path/to/third/mem
}

这是在您以前使用run-all并且不知道模拟何时停止的情况下发生的。VHDL测试用例当然应该有类似的东西

ASSERT false
    REPORT "### End of Simulation!"
    SEVERITY failure;

结束模拟(为了更好的方式,请参阅下面的答案,但这是有效的)

如果你知道模拟将运行多久,你也可以使用这种方式:

  mkdir -p mlog
  set counter 0
  set limit 10
  while { $counter < $limit } {
    run 1 ns
    incr counter +1
    mem save -o ./mlog/filename1_${counter}.mem -f mti -data binary -addr hex /path/to/another/mem
    mem save -o ./mlog/filename2_${counter}.mem -f mti -data symbolic -addr hex -wordsperline 1 /path/to/mem
    ## mem save -o ./mlog/anotherfile ...
  }

可以取代"运行10 ns"

或者,您可以使用一个指示模拟结束的信号

  signal end_of_sim   : std_logic := '0';
  ...
  end_of_sim <= '1'

在do文件中:

  when -label end_of_simulation {/end_of_sim == '1'} {
    echo "End of simulation"; 
    stop ;
    #quit -f
  }

对于您的问题来说,这不是一个出色的解决方案,但它可以帮您一点忙。

在TCL while循环中,您可以执行以下两个命令:

while ... {
    run 100 ns;
    mem save -outfile $filename...
}

请注意,Modelsim-DO文件是TCL文件。

更好的解决方案是在"onbreak"函数中添加内存转储。

onbreak {mem save ...}

无论何时中断或停止模拟,RAM的内容都将被保存。然后,您仍然需要一个触发器来破坏模拟。某人

相关内容

  • 没有找到相关文章

最新更新