STM32Cube结果文件对GPIO IDR寄存器的具体地址定义在哪里



我已经阅读了本网站上对STM32Cube生产的STM32项目的解释。

从这个网站上,我了解到:例如,在stm32f0xx.h文件中,GPIOA的原始地址已经由声明

"#define GPIOA_BASE(AHB1PERIPH_BASE+0x000U(">

则声明GPIOA的所有对应寄存器

"#define GPIOA((GPIO_TypeDef*(GPIOA_BASE(">

根据以上信息,该头文件已经定义了GPIOA的原始地址,并声明存在GPIOA的相应寄存器(如IDR、MODER、ODR等(。

但这些代码并没有明确定义这些GPIOA对应寄存器的地址。例如,GPIOA_IDR地址应该定义为0x40020000+0x10=0x4002010,但我在头文件中没有看到这样的定义。

在哪里可以找到定义GOIP对应寄存器的寄存器地址的代码?

它是明确定义的。GPIO寄存器在与GPIO_TypeDef类型别名的结构中定义。

问题中的定义只是定义了指向类型为GPIO_TypeDef的结构的指针,该结构的地址由整数常量GPIOA_BASE定义。当你通过访问结构成员来取消引用这个指针时,编译器知道这个特定成员在内存中的位置

typedef struct
{
__IO uint32_t MODER;        /*!< GPIO port mode register,               Address offset: 0x00      */
__IO uint32_t OTYPER;       /*!< GPIO port output type register,        Address offset: 0x04      */
__IO uint32_t OSPEEDR;      /*!< GPIO port output speed register,       Address offset: 0x08      */
__IO uint32_t PUPDR;        /*!< GPIO port pull-up/pull-down register,  Address offset: 0x0C      */
__IO uint32_t IDR;          /*!< GPIO port input data register,         Address offset: 0x10      */
__IO uint32_t ODR;          /*!< GPIO port output data register,        Address offset: 0x14      */
__IO uint32_t BSRR;         /*!< GPIO port bit set/reset register,      Address offset: 0x1A */
__IO uint32_t LCKR;         /*!< GPIO port configuration lock register, Address offset: 0x1C      */
__IO uint32_t AFR[2];       /*!< GPIO alternate function registers,     Address offset: 0x20-0x24 */
__IO uint32_t BRR;          /*!< GPIO bit reset register,               Address offset: 0x28 */
}GPIO_TypeDef;

因此,例如,如果您取消了访问OSPEEDR寄存器GPIOA -> OSPEEDR = 0x4567;的指针,编译器就会知道该结构的成员位于结构开头的偏移量8处(以字节为单位,但机器代码只使用字节地址(

最新更新