VHDL 测试平台中的 AWGN 通道



我想在VHDL测试平台中创建AWGN通道。可能吗?我该如何进行?我在网上搜索了,但没有很多相关帖子。

问候

是的,你可以。

这里描述了如何在 VHDL 中生成均匀分布值。引用(由"Vipin Lal"原创(:

library ieee;
use ieee.math_real.all;
entity rand_gen is end rand_gen;
architecture behavior of rand_gen is 
signal rand_num : integer := 0;
begin
process
variable seed1, seed2: positive;               -- seed values for random generator
variable rand: real;   -- random real-number value in range 0 to 1.0  
variable range_of_rand : real := 1000.0;    -- the range of random values created will be 0 to +1000.
begin
uniform(seed1, seed2, rand);   -- generate random number
rand_num <= integer(rand*range_of_rand);  -- rescale to 0..1000, convert integer part 
wait for 10 ns;
end process;
end behavior;

然后,您必须将统一函数的输出缩放为 AWGN 分布。这里给出了一个 C 语言的例子。引用(由"Cagri Tanriover博士"原文总结(

temp2 = ( rand() / ( (double)RAND_MAX ) );
temp1 = cos( ( 2.0 * (double)PI ) * rand() / ( (double)RAND_MAX ) );
result = sqrt( -2.0 * log( temp2 ) ) * temp1;

只需将其正确转换为 VHDL。math_real库包含所需的所有函数和常量。

最新更新